

# ETSIST-UPM Dpto. de Ing. Telemática y Electrónica



## Diseño Digital 2 Bloque temático 1

Actividad 2
Interfaz FPGA-sensor de temperatura

## Introducción. Uso del sensor de temperatura y humedad en el diseño.

- Medida de la temperatura y de la humedad relativa en el ambiente que circunda al sensor
- La medición se realizará de forma periódica a intervalos de 500 ms

### Introducción. Propósito de la actividad 2.

- Análisis de la información del sensor a partir de su hoja de datos
  - Interfaz
  - Funcionamiento
  - Alimentación
  - Tensiones y corrientes
  - **—** ...
- Análisis de la conexión con la FPGA en la tarjeta DECA

### Introducción. Reparto del trabajo en subactividades

| subactividad                      | duración | descripción                                                  |
|-----------------------------------|----------|--------------------------------------------------------------|
| introducción                      | 10 min   | Descripción de la actividad.                                 |
| Análisis del datasheet del sensor | 45 min   | Interfaz y función, características eléctricas,              |
| (primera parte)                   |          |                                                              |
| Conexión sensor-FPGA (primera     | 45 min   | Esquemas y starting guide, propósito. Generalidades sobre    |
| parte)                            |          | esquemas. Conexión FPGA-sensor. Alimentaciones. Ruido de     |
|                                   |          | conmutación.                                                 |
| Análisis del datasheet del sensor | 120 min  | Detalles de funcionamiento. Modelo eléctrico.                |
| (segunda parte)                   |          |                                                              |
| Conexión sensor-FPGA (segunda     | 65 min   | Esquemas y starting guide, propósito. Generalidades sobre    |
| parte)                            |          | esquemas. Conexión FPGA-sensor. Alimentaciones. Ruido de     |
|                                   |          | conmutación.                                                 |
| Presentación de la familia        | 30 min   | Introducción a la familia MAX10                              |
| MAX10                             |          |                                                              |
| Análisis del datasheet del sensor | 5 min    | Conclusiones                                                 |
| (tercera parte)                   |          |                                                              |
| Actividad 1                       | 120 min  | No presencialidad correspondiente a la Actividad 1           |
| Conexión sensor-FPGA (tercera     | 100 min  | Requisitos de la interfaz                                    |
| parte)                            |          | FPGA: alimentación, pines de e/s, características eléctricas |
| Conexión sensor-FPGA (cuarta      | 120 min  | Conclusiones y documentación                                 |
| parte)                            |          |                                                              |

## Datasheet sensor (1). Estructura de la hoja de datos del sensor. Resumen

| Parte        | Contenido                                                          |
|--------------|--------------------------------------------------------------------|
| Pag. 1       | Características básicas, descripción general y diagrama de bloques |
| Pág. 2, 3    | Tabla con índice de contenidos e historial de cambios              |
| Pag. 4       | Interfaz                                                           |
| Pag. 5       | Absolute maximum ratings, ROCs                                     |
| Pag. 6       | Características eléctricas                                         |
| Pag. 7       | Interfaz I2C. Características eléctricas y tiempos                 |
| Pag. 8, 9    | Gráficas                                                           |
| Pag. 10      | Funcionamiento detallado, modos                                    |
| Pag. 11,,14  | Interfaz I2C. Dirección del bus serie, lecturas, escrituras        |
| Pag. 15,,17  | Modelo de programación, registros, formato temperatura y humedad   |
| Pag. 18,, 22 | Notas de aplicación                                                |
| Pag. 23      | Enlaces a recursos de utilidad                                     |
| Pag. 24,, 31 | Encapsulado                                                        |

### Datasheet sensor (1). Descripción general.

- A la vista de la descripción general, ¿cuáles son los elementos principales que contiene el chip?
- Señale estos elementos sobre el diagrama de bloques de la primera página
- ¿Cuál es el rango de temperatura que puede medir el sensor?

### Datasheet sensor (1). Diagrama de bloques.

#### Typical Application



#### Interfaz I2C



El master I2C (FPGA) realiza operaciones de lectura y escritura en la dirección I2C del slave (sensor)

### Interfaz I2C. Principios de funcionamiento

El bus I2C está diseñado para la comunicación de múltiples dispositivos, empleando dos líneas bidireccionales: SDA y SCL



Los dispositivos se conectan al bus empleando salidas en colector abierto

### Interfaz I2C. Principios de funcionamiento

En una línea bidireccional en la que un emisor y un receptor se comunican por salidas en colector abierto pueden darse tres escenarios



## Datasheet sensor (1). Interfaz

| Número de pin | Nombre | Dirección<br>(in/out/inout) | Descripción (breve, 2 líneas máximo) |
|---------------|--------|-----------------------------|--------------------------------------|
| A1            |        |                             |                                      |
| B1            |        |                             |                                      |
| C1            |        |                             |                                      |
| D1            |        |                             |                                      |
| A2            |        |                             |                                      |
| B2            |        |                             |                                      |
| C2            |        |                             |                                      |
| D2            |        |                             |                                      |

## Datasheet sensor (1). Interfaz

| Número de pin | Nombre | Dirección<br>(in/out/inout) | Descripción (breve, 1 línea)      |  |  |  |
|---------------|--------|-----------------------------|-----------------------------------|--|--|--|
| A1            | SCL    | in                          | Reloj de la interfaz I2C          |  |  |  |
| B1            | Vdd    |                             | Alimentación                      |  |  |  |
| C1            | ADR0   | in                          | Selección de la dirección I2C     |  |  |  |
| D1            | ADR1   | in                          | Selección de la dirección I2C     |  |  |  |
| A2            | SDA    | inout                       | Línea de datos de la interfaz I2C |  |  |  |
| B2            | GND    |                             | Masa                              |  |  |  |
| C2            | DNC    |                             | No conectar o conectar a GND      |  |  |  |
| D2            | DRDYn  | out                         | Data ready                        |  |  |  |

### Datasheet sensor (1). Interfaz

¿Para qué sirven las entradas ADDRO y ADDR1?

• ¿Cuántas direcciones I2C soporta el chip?

#### Datasheet sensor (1). Alimentación.

- ¿Cuál es el rango de tensiones que se puede utilizar para alimentar el chip?
- ¿Hay algún valor preferente (valor nominal) dentro de este rango?
- ¿Puede dañarse el chip si, por error, lo alimento a 6V?
- ¿Y si lo alimento a 7,7 V?

#### Datasheet sensor (1). Direcciones I2C.

 ¿Cuáles son las direcciones I2C a las que puede responder el chip para los diferentes valores de A0 y A1?

## Datasheet sensor (1). Referencia de la hoja de datos del sensor.

- Introduzca en el apartado de bibliografía de la memoria del diseño la referencia de la hoja de datos del sensor. A continuación, escriba un breve resumen de la información relevante para el diseño que contiene
- Cualquier información que se consulte durante la realización del diseño deberá aparecer de esta manera en la bibliografía

Datasheet sensor (1). Referencia de la hoja de datos del sensor.

HDC1000: Low Power, High Accuracy Digital Humidity Sensor with Temperature Sensor Data Sheet. [online]:

http://www.ti.com/lit/ds/symlink/hdc1000.pdf

Modelo lógico y eléctrico del sensor de temperatura.

## Conexión sensor-FPGA (1). Documentación básica de la tarjeta DECA.

### Starting Guide:

- Enumeración de los recursos de la tarjeta
- Asignación de pines
- Procedimiento para la configuración de la FPGA

### Esquemas

Detalle del diseño de la tarjeta, interconexión de los circuitos

## Conexión sensor-FPGA (1). Esquemas de la tarjeta DECA. Generalidades.

- Cajetín
- Referencia unívoca de los componentes
- Part number de los chips
- Interfaz de chips grandes
- Conexiones por etiquetas
- Entradas y salidas
- Conexión de señales a otras páginas

## Conexión sensor-FPGA (1). Esquemas de la tarjeta DECA. Ubicación del sensor de temperatura.

- Busque en el manual de la DECA la referencia del sensor de temperatura y humedad. ¿Cuál es?
- ¿Dónde se ubica el sensor en la tarjeta?
- ¿Cuál es la página del esquema en la que se encuentra el sensor de temperatura y humedad?

Conexión sensor-FPGA (1). Esquemas de la tarjeta DECA. Conexión del sensor de temperatura.

- ¿Qué dirección I2C tiene el sensor?
- ¿Dónde está conectada la alimentación del sensor?
- ¿Dónde están conectados los pines del interfaz I2C (SCL y SDA)?

## Conexión sensor-FPGA (2). Estructura de los circuitos digitales con tecnología CMOS



## Conexión sensor-FPGA (2). Ruido de conmutación en los circuitos digitales



## Conexión sensor-FPGA (2). Ruido de conmutación en los circuitos digitales



## Conexión sensor-FPGA (2). Efectos del ruido de conmutación en circuitos digitales



Sin carga

Con una carga de 50pF

## Conexión sensor-FPGA (2). Condensadores de desacoplo para las alimentaciones



## Conexión sensor-FPGA (2). Separación física de las alimentaciones (analógica y digital)



#### Familia MAX10. FPGAs. Elementos constitutivos.

- Bloques lógicos
  - Permiten la materialización de las funciones lógicas.
  - Habitualmente son LUT (o multiplexores) y flip-flops.
- Bloques de entrada/salida
  - Asociados a los pines del dispositivo.
  - Diversas configuraciones.
  - Control de slew-rate, salidas open-drain, PCI, multitensión...
- Recursos de interconexión

### Familia MAX10. FPGAs. Arquitectura



### Familia MAX10. FPGAs. Bloques lógicos: LUT + FF



#### Familia MAX10. FPGAs. Otros recursos.

- Memorias.
- PLLs.
- Multiplicadores hardware.
- Múltiples interfaces de entrada/salida.
- Recursos de interconexión de bajo retardo para reloj, reset y habilitaciones de salida.

#### Familia MAX10. Documentación.

- Device overview: resumen de características de la familia.
- Device datasheet: hoja de datos que contiene el modelo eléctrico y dinámico.
- MAX10 FPGA Device Architecture: descripción detallada de la arquitectura de la FPGA.
- User guides: descripción detallada de la arquitectura y funcionalidad de los diferentes recursos de la FPGA (memorias, PLLs, multiplicadores...).
- Device pin-out: interfaz (pines del dispositivo).

#### Familia MAX10. Device overview.



## Familia MAX10. Device overview. Device ordering information.



 Averigüe las características del chip de la familia MAX10 que incluye la tarjeta DECA

#### Familia MAX10. Device overview. Resumen de la familia.

#### **MAX 10 Device Maximum Resources**

**Table 4: Maximum Resource Counts for MAX 10 Devices** 

| Resource                      |                                          | Device |       |       |       |       |       |       |
|-------------------------------|------------------------------------------|--------|-------|-------|-------|-------|-------|-------|
|                               |                                          | 10M02  | 10M04 | 10M08 | 10M16 | 10M25 | 10M40 | 10M50 |
| Logic I                       | Logic Elements (LE) (K)                  |        | 4     | 8     | 16    | 25    | 40    | 50    |
| M9K N                         | M9K Memory (Kb)                          |        | 189   | 378   | 549   | 675   | 1,260 | 1,638 |
| User F<br>(Kb) <sup>(1)</sup> | User Flash Memory<br>(Kb) <sup>(1)</sup> |        | 1,248 | 1,376 | 2,368 | 3,200 | 5,888 | 5,888 |
| 18 × 18                       | 18 × 18 Multiplier                       |        | 20    | 24    | 45    | 55    | 125   | 144   |
| PLL                           | PLL                                      |        | 2     | 2     | 4     | 4     | 4     | 4     |
| GPIO                          | GPIO                                     |        | 246   | 250   | 320   | 360   | 500   | 500   |
|                               | Dedicated<br>Transmitter                 | 9      | 15    | 15    | 22    | 24    | 30    | 30    |
| LVDS                          | Emulated<br>Transmitter                  | 73     | 114   | 116   | 151   | 171   | 241   | 241   |
|                               | Dedicated<br>Receiver                    | 73     | 114   | 116   | 151   | 171   | 241   | 241   |
| Interna<br>Image              | Internal Configuration<br>Image          |        | 2     | 2     | 2     | 2     | 2     | 2     |
| ADC                           | ADC                                      |        | 1     | 1     | 1     | 2     | 2     | 2     |

#### Familia MAX10. User Guides.



### Familia MAX10. Device Architecture.



### Familia MAX10. Device Architecture. Arquitectura.



### Familia MAX10. Device Datasheet.



### Familia MAX10. Device Pin-Outs.



### Conexión FPGA-sensor



### Características eléctricas

| Parámetro          | Min.                 | Max.   |              |  |
|--------------------|----------------------|--------|--------------|--|
| Vdd                | 2.7V                 | 5.5V   |              |  |
| SDA (salida)       | V <sub>OL</sub> @3mA |        | 0.4V         |  |
|                    | $I_{OH}$             |        | No           |  |
|                    | 7                    |        | especificado |  |
| SDA (entrada), SCL | $V_{IH}$             | 2.31 V |              |  |
|                    | $V_{IL}$             |        | 0.99 V       |  |
| A0, A1             | V <sub>IH</sub>      | 2.31 V |              |  |
|                    | $V_{IL}$             |        | 0.99 V       |  |

## Configuración por defecto

- Calentador deshabilitado
- Adquisición secuencial de temperatura y humedad (temperatura primero)
- Resolución de 14 bits.

Codificación de la temperatura

Rango: entre -40°C y 125°C

Temperature(°C)=
$$\left(\frac{\text{TEMPERATURE}[15:00]}{2^{16}}\right)$$
\*165°C-40°C

Codificación de la humedad relativa

Rango: entre 0% y 100%

Relative Humidity(% RH)= 
$$\left(\frac{\text{HUMIDITY}[15:00]}{2^{16}}\right) *100\%\text{RH}$$

• Dirección I2C del sensor: 0x40

## Conexión sensor-FPGA (3). Requisitos de la interfaz del FPGA

- Configuración de los pines Y10 y AA10
  - in/out/inout
  - salidas: totem-pole/open drain
  - entradas: con/sin histéresis
- ¿Qué valor máximo de V₀ debe garantizar la FPGA?
- ¿Cómo se calcula Vонтіп?
- ¿Cómo se calcula lo₁?

## Conexión sensor-FPGA (3). Pines de e/s de la FPGA.



# Conexión sensor-FPGA (3). Opciones de configuración de los pines.

| Característica                         | Opciones de configuración                   |
|----------------------------------------|---------------------------------------------|
| Dirección                              | In/out/inout                                |
| Registros                              | De entrada, de salida, para la habilitación |
| Corriente de salida (current strength) | 2mA, 4mA, 8mA, 12 mA, 16 mA                 |
| Velocidad de conmutación (slew rate)   | 0 (slow), 1 (medium), 2 (high)              |
| Salida drenador abierto (open drain)   | Si/no                                       |
| Resistencia de pull-up                 | Si/no                                       |
| Lógica de bus hold                     | Si/no                                       |
| Entrada Schmitt trigger                | Si/no                                       |

# Conexión sensor-FPGA (3). Compatibilidad con los estándares de E/S soportados.

Table 2-4: Summary of Supported MAX 10 Programmable I/O Buffer Features and Settings

| Feature              | Setting                                                                               | Condition                                                          | Assignment Name               | Supported I/O Standards                                                                                                                                                                                                                                                                           |
|----------------------|---------------------------------------------------------------------------------------|--------------------------------------------------------------------|-------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Open<br>Drain        | On, Off (default)                                                                     | To enable this feature, use the OPNDRN primitive.                  | _                             | <ul> <li>3.0 V and 3.3 V LVTTL</li> <li>1.2 V, 1.5 V, 1.8 V, 2.5 V,</li> </ul>                                                                                                                                                                                                                    |
| Bus-Hold             | On, Off (default)                                                                     | Disabled if<br>you use the<br>weak pull-up<br>resistor<br>feature. | Enable Bus-<br>Hold Circuitry | 3.0 V, and 3.3 V LVCMOS  SSTL-2, SSTL-18, SSTL-15, and SSTL-135  1.2 V, 1.5 V, and 1.8 V HSTL                                                                                                                                                                                                     |
| Pull-up<br>Resistor  | On, Off (default)                                                                     | Disabled if you use the bus-hold feature.                          | Weak Pull-Up<br>Resistor      | • HSUL-12<br>• 3.0 V PCI                                                                                                                                                                                                                                                                          |
| Slew Rate<br>Control | 0 (Slow), 1 (Medium),<br>2 (Fast). Default is 2.                                      | Disabled if you use OCT.                                           | Slew Rate                     | <ul> <li>3.0 V LVTTL</li> <li>1.2 V, 1.5 V, 1.8 V, 2.5 V, and 3.0 V LVCMOS</li> <li>SSTL-2, SSTL-18, and SSTL-15</li> <li>1.2 V, 1.5 V, and 1.8 V HSTL</li> <li>Differential SSTL-2, Differential SSTL-18, and Differential SSTL-15</li> <li>Differential 1.2 V, 1.5 V, and 1.8 V HSTL</li> </ul> |
| PCI Clamp<br>Diode   | On (default for input<br>pins),<br>Off (default for output<br>pins, except 3.0 V PCI) | _                                                                  | PCI I/O                       | <ul> <li>3.0 V and 3.3 V LVTTL</li> <li>2.5 V, 3.0 V, and 3.3 V<br/>LVCMOS</li> <li>3.0 V PCI</li> <li>2.5 V, 3.0 V, and 3.3 V<br/>Schmitt Trigger</li> </ul>                                                                                                                                     |

# Conexión sensor-FPGA (3). Estándares de E/S soportados.

#### Table 2-1: Supported I/O Standards in MAX 10 Devices

The voltage-referenced I/O standards are not supported in the following I/O banks of these device packages:

- All I/O banks of V36 package of 10M02.
- All I/O banks of V81 package of 10M08.
- Banks 1A and 1B of E144 package of 10M50.

| I/O Standard                | Type             | Device  | Direction |        | Application     | Standard Support |  |
|-----------------------------|------------------|---------|-----------|--------|-----------------|------------------|--|
| i/O Stalldard               | Type             | Support | Input     | Output | Application     | Standard Support |  |
| 3.3 V LVTTL/3.3 V<br>LVCMOS | Single-<br>ended | All     | Yes       | Yes    | General purpose | JESD8-B          |  |
| 3.0 V LVTTL/3.0 V<br>LVCMOS | Single-<br>ended | All     | Yes       | Yes    | General purpose | JESD8-B          |  |
| 2.5 V LVCMOS                | Single-<br>ended | All     | Yes       | Yes    | General purpose | JESD8-5          |  |
| 1.8 V LVCMOS                | Single-<br>ended | All     | Yes       | Yes    | General purpose | JESD8-7          |  |
| 1.5 V LVCMOS                | Single-<br>ended | All     | Yes       | Yes    | General purpose | JESD8-11         |  |

<sup>© 2016</sup> Above Commenter All albertonical Autora and A occione endocone has alleged the contact of the contact of

# Conexión sensor-FPGA (3). Absolute maximum ratings.

#### **Dual Supply Devices Absolute Maximum Ratings**

Table 3: Absolute Maximum Ratings for MAX 10 Dual Supply Devices

| Symbol                | Parameter                                   | Min  | Max  | Unit |
|-----------------------|---------------------------------------------|------|------|------|
| $V_{CC}$              | Supply voltage for core and periphery       | -0.5 | 1.63 | v    |
| $V_{CCIO}$            | Supply voltage for input and output buffers | -0.5 | 3.9  | v    |
| $V_{CCA}$             | Supply voltage for PLL regulator (analog)   | -0.5 | 3.41 | v    |
| $V_{\text{CCD\_PLL}}$ | Supply voltage for PLL regulator (digital)  | -0.5 | 1.63 | V    |
| V <sub>CCA_ADC</sub>  | Supply voltage for ADC analog block         | -0.5 | 3.41 | V    |
| V <sub>CCINT</sub>    | Supply voltage for ADC digital block        | -0.5 | 1.63 | V    |

#### **Absolute Maximum Ratings**

Table 4: Absolute Maximum Ratings for MAX 10 Devices

| Symbol           | Parameter                      | Min  | Max  | Unit |
|------------------|--------------------------------|------|------|------|
| $V_{\rm I}$      | DC input voltage               | -0.5 | 4.12 | V    |
| I <sub>OUT</sub> | DC output current per pin      | -25  | 25   | mA   |
| $T_{STG}$        | Storage temperature            | -65  | 150  | °C   |
| $T_J$            | Operating junction temperature | -40  | 125  | °C   |

# Conexión sensor-FPGA (3). Recommended operating conditions.

#### Table 10: I/O Pin Leakage Current for MAX 10 Devices

| Symbol   | Parameter                         | Condition                           | Min | Max | Unit |
|----------|-----------------------------------|-------------------------------------|-----|-----|------|
| $I_{I}$  | Input pin leakage current         | $V_I = 0 V \text{ to } V_{CCIOMAX}$ | -10 | 10  | μA   |
| $I_{OZ}$ | Tristated I/O pin leakage current | $V_O = 0 V \text{ to } V_{CCIOMAX}$ | -10 | 10  | μΑ   |

#### Table 16: Pin Capacitance for MAX 10 Devices

| Symbol               | Parameter                                                                                                       | Maximum | Unit |
|----------------------|-----------------------------------------------------------------------------------------------------------------|---------|------|
| $C_{IOB}$            | Input capacitance on bottom I/O pins                                                                            | 8       | pF   |
| C <sub>IOLRT</sub>   | Input capacitance on left/right/top I/O pins                                                                    | 7       | pF   |
| $C_{LVDSB}$          | Input capacitance on bottom I/O pins with dedicated LVDS output (8)                                             | 8       | pF   |
| C <sub>ADCL</sub>    | Input capacitance on left I/O pins with ADC input (9)                                                           | 9       | pF   |
| C <sub>VREFLRT</sub> | Input capacitance on left/right/top dual purpose $V_{REF}$ pin when used as $V_{REF}$ or user I/O pin $^{(10)}$ | 48      | pF   |

<sup>(8)</sup> Dedicated LVDS output buffer is only available at bottom I/O banks.

<sup>(9)</sup> ADC pins are only available at left I/O banks.

# Conexión sensor-FPGA (3). Recommended operating conditions.

#### Table 20: Single-Ended I/O Standards Specifications for MAX 10 Devices

To meet the  $I_{OL}$  and  $I_{OH}$  specifications, you must set the current strength settings accordingly. For example, to meet the 3.3-V LVTTL specification (4 mA), you should set the current strength settings to 4 mA. Setting at lower current strength may not meet the  $I_{OL}$  and  $I_{OH}$  specifications in the datasheet.

| I/O Standard              | V <sub>CCIO</sub> (V) |     | V <sub>IL</sub> (V) |      | V <sub>IIH</sub>            | V <sub>IH</sub> (V)         |                            | V <sub>OH</sub> (V)         | I <sub>OL</sub> (mA)        | I <sub>OH</sub> (mA) |            |
|---------------------------|-----------------------|-----|---------------------|------|-----------------------------|-----------------------------|----------------------------|-----------------------------|-----------------------------|----------------------|------------|
| I/O Standard              | Min                   | Тур | Max                 | Min  | Max                         | Min                         | Max                        | Max                         | Min                         | IOL (IIIA)           | IOH (IIIX) |
| 3.3 V LVTTL               | 3.135                 | 3.3 | 3.465               | -0.3 | 0.8                         | 1.7                         | 3.6                        | 0.45                        | 2.4                         | 4                    | -4         |
| 3.3 V LVCMOS              | 3.135                 | 3.3 | 3.465               | -0.3 | 0.8                         | 1.7                         | 3.6                        | 0.2                         | V <sub>CCIO</sub> – 0.2     | 2                    | -2         |
| 3.0 V LVTTL               | 2.85                  | 3   | 3.15                | -0.3 | 0.8                         | 1.7                         | V <sub>CCIO</sub><br>+ 0.3 | 0.45                        | 2.4                         | 4                    | -4         |
| 3.0 V LVCMOS              | 2.85                  | 3   | 3.15                | -0.3 | 0.8                         | 1.7                         | V <sub>CCIO</sub><br>+ 0.3 | 0.2                         | V <sub>CCIO</sub> – 0.2     | 0.1                  | -0.1       |
| 2.5 V LVTTL and LVCMOS    | 2.375                 | 2.5 | 2.625               | -0.3 | 0.7                         | 1.7                         | V <sub>CCIO</sub><br>+ 0.3 | 0.4                         | 2                           | 1                    | -1         |
| 1.8 V LVTTL and<br>LVCMOS | 1.71                  | 1.8 | 1.89                | -0.3 | 0.35 x<br>V <sub>CCIO</sub> | 0.65 ×<br>V <sub>CCIO</sub> | 2.25                       | 0.45                        | V <sub>CCIO</sub> –<br>0.45 | 2                    | -2         |
| 1.5 V LVCMOS              | 1.425                 | 1.5 | 1.575               | -0.3 | 0.35 ×<br>V <sub>CCIO</sub> | 0.65 ×<br>V <sub>CCIO</sub> | V <sub>CCIO</sub><br>+ 0.3 | 0.25 ×<br>V <sub>CCIO</sub> | 0.75 ×<br>V <sub>CCIO</sub> | 2                    | -2         |
| 1.2 V LVCMOS              | 1.14                  | 1.2 | 1.26                | -0.3 | 0.35 ×<br>V <sub>CCIO</sub> | 0.65 ×<br>V <sub>CCIO</sub> | V <sub>CCIO</sub><br>+ 0.3 | 0.25 ×<br>V <sub>CCIO</sub> | 0.75 ×<br>V <sub>CCIO</sub> | 2                    | -2         |
| 3.3 V Schmitt<br>Trigger  | 3.135                 | 3.3 | 3.465               | -0.3 | 0.8                         | 1.7                         | V <sub>CCIO</sub><br>+ 0.3 | _                           | _                           | _                    | _          |
| 2.5 V Schmitt<br>Trigger  | 2.375                 | 2.5 | 2.625               | -0.3 | 0.7                         | 1.7                         | V <sub>CCIO</sub><br>+ 0.3 | _                           | _                           | _                    | _          |
| 1.8 V Schmitt<br>Trigger  | 1.71                  | 1.8 | 1.89                | -0.3 | 0.35 ×<br>V <sub>CCIO</sub> | 0.65 ×<br>V <sub>CCIO</sub> | V <sub>CCIO</sub><br>+ 0.3 | _                           | _                           | _                    | _          |

## Conexión sensor-FPGA (3). Tecnología Schmitt-trigger.





# Conexión sensor-FPGA (3). Mayor defensa frente al ruido



## Conexión sensor-FPGA (3). Bancos de pines.



Figure 18: I/O Banks for MAX 10 16, 25, 40, and 50 Devices—Preliminary

## Conexión sensor-FPGA (3). Alimentación de la FPGA.

Figure 30: MAX 10 Single-Supply Device



Figure 31: MAX 10 Dual-Supply Device



## Conexión sensor-FPGA (3). Alimentación de la FPGA.



## Conexión sensor-FPGA (3). Discusión.

- ¿Cuál es el número del banco de las señales de la FPGA que están conectadas al sensor?
- ¿Con qué tensión están alimentados los pines del banco 3 en la DECA?
- ¿Qué otros recursos están conectados a los pines del banco 3 de la DECA?

## Conexión sensor-FPGA (3). Discusión.

- ¿Cómo han de configurarse los pines de la FPGA que están conectados al sensor de temperatura ?
- ¿Qué estándar de e/s debería configurarse en el bloque 3 de la FPGA conectados al sensor?
- Teniendo en cuenta únicamente las capacidades parásitas de los pines de los dispositivos, ¿cuál es la capacidad parásita máxima que se tendrá en las líneas del bus I2C?

## Conexión sensor-FPGA (3). Documentación.

- Incluya en la bibliografía del proyecto las referencias a la documentación más relevante de la FPGA:
  - Device Datasheet
  - Device Architecture
  - General Purpose I/O User Guide
  - Device Overview
  - Device Pin-Out